高性能模数转换器ADCIP核是未来5G通信中的一项关键技术。由于5G通信占用的带宽比已有的4G技术高一个数量级,因此ADC的采样率和带宽指标也必须相应提高。而5G通信中采用的巨量多天线MassiveMIMO技术又要求在单芯片上集成多通道的ADCIP,在ADC的低面积、高能效、低功耗方面提出了相当严苛的要求。
实验室高性能混合信号集成电路课题组与澳门大学模拟与混合信号超大规模集成电路国家重点实验室合作,于2017年3月在国际学术期刊IEEETran.onVLSI上共同发表了研究论文“Seven-bit700-MS/sFour-WayTime-InterleavedSARADCWithPartialVcm-BasedSwitching”。论文采用65nmCMOS工艺,实现了一款高能效、小面积的高速SARADC。本项研究成果得到了863课题“下一代光传输系统中高速高性能ADC/DAC芯片研制和系统验证”的支持。